Project detail
Test scheduling for embedded systems under power constraints
Duration: 1.1.2006 — 31.12.2006
Funding resources
On the project
Cílem tohoto projektu je vytvoření výukového materiálu, který bude sloužit studentům ve všech předmětech doktorského, magisterského a bakalářského studijního programu zaměřených na návrh číslicových systémů a diagnostiku. Výukový materiál bude zaměřen na oblast plánování testu vestavěných systémů s zohledňující příkon elektrické energie. V praxi se jedná zejména o vestavěné systémy napájené z baterií. U těchto systémů lze vhodným naplánováním testu docílit poměrně výrazného snížení odběru elektrické energie během vlastní aplikace testu. Výukový materiál bude prezentovat jednotlivé souvislosti, formální modely, metody a algoritmy používané při plánování testu u takovýchto systémů.
Description in English
The main goal of this projet is creation of educational texts for students
in Ph.D, master and bachelor degree programs who deals with digital systems
design and test. The educational text will cope with test scheduling for embedded
systems under power constraints. It will be mainly targeted for embedded systems
which are powerd from batteries. The power consumed by this systems could be
significantly reduced by appropriate test scheduling plan. The educational text
will present relationships, formal models, methods and algorithms used for test
scheduling for these systems.
Keywords
plánování testu, vestavěný systém, graf konfliktů, nízký příkon
Key words in English
test scheduling, embedded systems, conflict graph, low power
Mark
FR3383/2006/G1
Default language
Czech
People responsible
Škarvada Jaroslav, Ing., Ph.D. - principal person responsible
Units
Department of Computer Systems
- responsible department (1.1.1989 - not assigned)
Dependable Digital Systems Research Group
- internal (31.1.2006 - 31.12.2006)
Department of Computer Systems
- co-beneficiary (31.1.2006 - 31.12.2006)
Responsibility: Škarvada Jaroslav, Ing., Ph.D.