Přístupnostní navigace
E-application
Search Search Close
Publication detail
MRÁZEK, V.
Original Title
Akcelerace evolučního návrhu digitálních obvodů na úrovni tranzistorů s využitím platformy Zynq
English Title
Acceleration of Transistor-Level Evolutionary Design of Digital Circuits Using Zynq
Type
article in a collection out of WoS and Scopus
Language
Czech
Original Abstract
Účelem této práce je navrhnout novou metodu evolučního návrhu na úrovni tranzistorů, která je akcelerovatelná v HW. Jako cílová platforma je použit SoC Xilinx Zynq integrující hradlové pole a ARM procesor. Představený akcelerátor je více jak 4x rychlejší než implementace na CPU a více než 1000x rychlejší než simulátor SPICE.
English abstract
The objective of this work is to develop a new method for evolutionary design of digital circuits at transistor-level suitable for HW acceleration. As a target platform, a system on chip Xilinx Zynq consisting of ARM and programmable logic is utilized. The proposed accelerator is more than 4x faster than CPU-based implementation with discrete simulation and more than 1000x faster than SPICE-based simulator.
Key words in English
Cartesian genetic programming, transistor, Zynq, acceleration
Authors
RIV year
2014
Released
24. 4. 2014
Publisher
Vysoké učení technické v Brně
Location
Brno
ISBN
978-80-214-4923-7
Book
Proceedings of the 20th Student Conference, EEICT 2014
Edition
Volume 2
Pages from
229
Pages to
231
Pages count
3
URL
http://www.feec.vutbr.cz/EEICT/2014/sbornik/02magisterskeprojekty/10pocitacovesystemy/06-xmraze06@stud.fit.vutbr.cz.pdf
BibTex
@inproceedings{BUT111655, author="Vojtěch {Mrázek}", title="Akcelerace evolučního návrhu digitálních obvodů na úrovni tranzistorů s využitím platformy Zynq", booktitle="Proceedings of the 20th Student Conference, EEICT 2014", year="2014", series="Volume 2", pages="229--231", publisher="Vysoké učení technické v Brně", address="Brno", isbn="978-80-214-4923-7", url="http://www.feec.vutbr.cz/EEICT/2014/sbornik/02magisterskeprojekty/10pocitacovesystemy/06-xmraze06@stud.fit.vutbr.cz.pdf" }