Přístupnostní navigace
E-application
Search Search Close
Publication detail
ŠTRAUS, P.
Original Title
Realizace Sigma-Delta převodníku pomocí FPGA
English Title
Implementation Sigma-Delta converter in FPGA
Type
journal article - other
Language
Czech
Original Abstract
Tento článek popisuje realizaci Sigma-Delta převodníku prvního řádu, který je realizován pomocí programovatelného hradlového pole (FPGA) a několika externích pasivních součástek, které jsou umístěny mimo hradlové pole. Jednoduchým obvodovým zapojením lze tímto způsobem vytvořit analogově-digitální převodník. Z důvodu měření pomalu se měnícího vstupního analogového signálu byla upravena i rychlost vzorkování dat a rozlišení převodníku, které vyhovuje mimo jiné i pro měření audio signálu či měření teploty. U vytvořeného převodníku byly stanoveny statické a dynamické parametry, podle kterých je možné posoudit kvalitu realizovaného převodníku.
English abstract
The paper presents realization of Sigma-Delta converter implemented on FPGA. Some external part and FPGA device can create analog-digital converter, which is simply for realization. Input signal for this converter is analog signal, which is slowly changing. The quality of created converter are describes by static and dynamic parameters. The static parameters are integral non linearity, differential non linearity, gain error and offset error. The dynamic parameters are signal to noise ratio, total harmonic distortion, spurious free dynamic range and effective number of bits.
Keywords
Sigma-Delta převodník, FPGA
Key words in English
Sigma-Delta converter, FPGA
Authors
RIV year
2011
Released
13. 12. 2011
Location
Brno
ISBN
1213-1539
Periodical
Elektrorevue - Internetový časopis (http://www.elektrorevue.cz)
Year of study
64
Number
State
Czech Republic
Pages from
64-1
Pages to
64-5
Pages count
5
URL
http://www.elektrorevue.cz/cz/clanky/power-electronics-1/0/realizace-sigma-delta-prevodniku-pomoci-fpga/