Detail předmětu

Digitální obvody

FEKT-BDIOAk. rok: 2012/2013

Základy digitálních obvodů. Jazyk VHDL a obecná syntaxe. Soubežné příkazy a metodika návrhu. Hazardní stavy a jejich ošetření, vstupní a výstupní posilovače, druhy popisu v jazyce VHDL. Sekvenční příkazy a metodika návrhu. Sekvenční příkazy a komplexní příklady, metastabilita. Teorie stavových automatů. Korektní popis v jazyce VHDL a převod do schematické reprezentace, metodika zápisu sekvenčních obvodů. Praktický návrh sekvenčích systémů a stavových automat.

Jazyk výuky

čeština

Počet kreditů

7

Výsledky učení předmětu

Absolvent předmětu:
- je schopen vysvětlit podstatu funkcí běžných logických obvodů sekvenční a kombinační logiky
- umí ručně navrhnout jednoduché kombinační a sekvenční obvody
- je schopen vysvětlit základní metodiku návrhu sekvenčních systémů
- je schopen vysvětlit základní metodiku návrhu stavových automatů
- umí navrhnout jednoduché kombinační a sekvenční obvody s využitím jazyka HDL

Prerekvizity

Student, který si zapíše předmět, by měl být schopen:
- popsat základní logické hradla NAND, NOR, AND, OR, XOR, INV
- převod mezi číselnými soustavami, zejména být obeznámen s binární soustavou
- popsat technologii CMOS, znát funkci NMOS a PMOS tranzistoru
- základy vývojových diagramů a jejich využití

Plánované vzdělávací činnosti a výukové metody

Metody vyučování závisejí na způsobu výuky a jsou popsány článkem 7 Studijního a zkušebního řádu VUT.

Způsob a kritéria hodnocení

Do 30 bodů za práci v semestru.
Do 70 bodů za zkoušku.

Osnovy výuky

1. Základy digitálních obvodů
2. Jazyk VHDL a obecná syntaxe
3. Soubežné příkazy a metodika návrhu
4. Souběžné příkazy a komplexní příklady, metastabilita
5. Hazardní stavy a jejich ošetření, vstupní a výstupní posilovače, typy popisu v jazyce VHDL
6. Sekvenční příkazy a metodika návrhu
7. Sekvenční příkazy a komplexní příklady, metastabilita
8. Teorie stavových automatů
9. Korektní popis v jazyce VHDL a převod do schematické reprezentace, metodika zápisu sekvenčních obvodů
10. Praktický návrh sekvenčních systémů a stavových automatů
11. Paměti SRAM, DRAM, SDRAM, FLASH
12. Úvod do problematiky návrhu digitálních integrovaných obvodů

Učební cíle

Cílem předmětu je seznámit studenty se současným stavem digitální techniky vhodnou kombinací teorie, intuitivniho přístupu a praktického cvičení na vývojových kitech s obvodem FPGA. Studenti se výuce naučí metodice návrhu digitálních obvodů, která je aplikovatelná na jakoukoliv platformu – FPGA, ASIC, diskrétní řešení.

Vymezení kontrolované výuky a způsob jejího provádění a formy nahrazování zameškané výuky

Vymezení kontrolované výuky a způsob jejího provádění stanoví každoročně aktualizovaná vyhláška garanta předmětu.

Základní literatura

číslicové systémy a jazyk VHDL, Pinker Jiří, Poupa Martin (CS)
Skahill, K., VHDL for Programmable Logic, Addison-Wesley, 1996, ISBN 0-201-89573-0. (EN)

Zařazení předmětu ve studijních plánech

  • Program EEKR-B bakalářský

    obor B-MET , 2 ročník, letní semestr, povinný

  • Program EEKR-CZV celoživotní vzdělávání (není studentem)

    obor ET-CZV , 1 ročník, letní semestr, povinný

Typ (způsob) výuky

 

Přednáška

39 hod., nepovinná

Vyučující / Lektor

Laboratorní cvičení

39 hod., povinná

Vyučující / Lektor