Detail předmětu
Návrh digitálních integrovaných obvodů VLSI a jazyk VHDL
FEKT-KNDIAk. rok: 2010/2011
Druhy digitálních integrovaných obvodů. Technologie bipolární, CMOS, BiCMOS. Standardní IO, řady. Obvody ASIC, konfigurovatelné obvody. Základní funkční bloky digitálních IO. Návrhové a simulační podpůrné prostředky. Elektrická simulace, logická simulace. Návrh rozmístění a propojení. Jazyk VHDL.
Nové principy pro návrh a výrobu IO. Měření a testování IO ve výrobě. Mikromechanické integrované obvody. Ekonomické aspekty při návrhu a aplikacích integrovaných obvodů.
Jazyk výuky
Počet kreditů
Garant předmětu
Zajišťuje ústav
Výsledky učení předmětu
Prerekvizity
Plánované vzdělávací činnosti a výukové metody
Způsob a kritéria hodnocení
Osnovy výuky
2. Sekvenční logické obvody
3. Stavové automaty
4. Příklady na stavové automaty
5. Metodika zápisu v jazyce VHDL, zásady, pravidla
6. Komunikační sběrnice - praktický návrh, UART
7. Komunikační sběrnice - praktický návrh, SPI
8. Návrh PS2 kontroléru
9. Návrh VGA kontroléru
10. Práce s Xilinx IP core generátorem
11. Návrh digitálních filtrů
12. Parametrický návrh digitálních obvodů v jazyce VHDL
Učební cíle
Vymezení kontrolované výuky a způsob jejího provádění a formy nahrazování zameškané výuky
Základní literatura
Zařazení předmětu ve studijních plánech
Typ (způsob) výuky
Přednáška
Vyučující / Lektor
Osnova
Technologie bipolární, CMOS, BiCMOS.
Standardní IO, řady.
Obvody ASIC, konfigurovatelné obvody.
Základní funkční bloky digitálních IO.
Návrhové a simulační podpůrné prostředky.
Elektrická simulace, logická simulace.
Návrh rozmístění a propojení.
Jazyk VHDL.
Nové principy pro návrh a výrobu IO.
Měření a testování IO ve výrobě.
Mikromechanické struktury.
Ekonomické aspekty při návrhu a aplikacích integrovaných obvodů.
Cvičení na počítači
Vyučující / Lektor
Osnova
Elektrická simulace digitálních obvodů.
Logická simulace, kritická cesta.
Analýza nejhoršího případu, hazardy.
Základní funkční bloky digitálních IO.
Standardní řady.
Programovatelné obvody.
Návrh rozmístění a propojení.
Jazyk VHDL - struktura a syntaxe.
Jazyk VHDL - statické a dynamické struktury.
Jazyk VHDL - komplexní příklad.
Testovatelnost.
Mikromechanické struktury.