Detail předmětu
Digitální elektronika 1
FEKT-BPC-DE1Ak. rok: 2024/2025
Předmět je úvodem do problematiky digitální techniky. Studenti se v něm seznámí se základním dělením digitálních obvodů a Booleovou algebrou. První část předmětu je věnována designu kombinačních obvodů, forem jejich zápisů a realizace. Předmět navazuje problematikou sekvenčních synchronních obvodů. Jednotlivé prvky digitální techniky jsou také popisovány pomocí jazyka VHDL, což umožní studentům získat praktické zkušenosti s Hardware Description Language.
Jazyk výuky
Počet kreditů
Garant předmětu
Zajišťuje ústav
Vstupní znalosti
Pravidla hodnocení a ukončení předmětu
Vymezení kontrolované výuky a způsob jejího provádění stanoví každoročně aktualizovaná vyhláška garanta předmětu.
Učební cíle
Absolvent předmětu se naučí:
* Základy digitálních obvodů a kombinační logiky
* Principy sekvenčních obvodů a konečných automatů
* Psaní kódu ve VHDL
* Navrhování testbench ve VHDL
* Navrhování obvodů pro FPGA
Základní literatura
ASHENDEN, Peter J. The designer's guide to VHDL. 3rd ed. Boston: Morgan Kaufmann Publishers, c2008. ISBN 9780120887859. (EN)
FLOYD, T.L. Digital Fundamentals 11th Edition. Pearson, 2017. ISBN 978-9332584600. (EN)
CHU, Pong P. FPGA prototyping by VHDL examples: Xilinx MicroBlaze MCS SoC. Second edition. Hoboken: John Wiley & Sons, 2017. ISBN 978-1119282747. (EN)
MANO, M. Morris a Michael D. CILETTI. Digital design: with an introduction to the Verilog HDL, VHDL, and SystemVerilog. Sixth edition, Global edition. NY, NY: Pearson, [2019]. ISBN 978-1292231167. (EN)
PINKER, Jiří a Martin POUPA. Číslicové systémy a jazyk VHDL. Praha: BEN - technická literatura, 2006. ISBN 8073001985. (CS)
Elearning
Zařazení předmětu ve studijních plánech
- Program BPC-AUD bakalářský
specializace AUDB-ZVUK , 2 ročník, letní semestr, povinně volitelný
specializace AUDB-TECH , 2 ročník, letní semestr, povinný - Program BPC-EKT bakalářský 2 ročník, letní semestr, povinný
- Program BPC-IBE bakalářský 3 ročník, letní semestr, povinně volitelný
- Program BPC-TLI bakalářský 2 ročník, letní semestr, povinný
Typ (způsob) výuky
Přednáška
Vyučující / Lektor
Osnova
02 - Reprezentace a minimalizace logických funkcí
03 - Implementace logických funkcí
04 - Hazardy v kombinačních obvodech
05 - Sekvenční logické obvody
06 - Asynchronní a synchronní čítače
07 - Stavové automaty
Cvičení na počítači
Vyučující / Lektor
Osnova
01 - Úvod do Git a VHDL
02 - Kombinační logika
03 - Úvod do Vivado
04 - Dekodér 7-segmentového displeje
05 - Klopné obvody
06 - Binární čítač
07 - Ovladač pro 7-segmentové displeje
08 - Řídicí obvod semaforu
09 - Projekt
10 - Projekt
11 - Projekt
12 - Projekt
Elearning