Přístupnostní navigace
E-přihláška
Vyhledávání Vyhledat Zavřít
Detail publikace
PÁNEK, R.
Originální název
Systémy odolné proti poruchám - metodika návrhu řadiče rekonfigurace
Anglický název
Fault Tolerant Systems - Reconfiguration controller design methodology
Typ
článek ve sborníku mimo WoS a Scopus
Jazyk
čeština
Originální abstrakt
Pro kritické nejen řídicí systémy je výskyt poruch velice nežádoucí záležitostí. Obzvláště pokud by mohlo dojít k újmě na zdraví nebo finančním ztrátám. Proto se rozvíjely techniky známé pod názvem systémy odolné proti poruchám. Pro zotavování z poruch je obzvláště výhodné využít rekonfigurace. Platformou schopnou rekonfigurace pro návrh a implementaci obvodů je FPGA. Pro zajištění opravy obvodu v FPGA pomocí rekonfigurace je velice výhodné využít řadič částečné dynamické rekonfigurace tedy speciální přidanou komponentu. Dále je žádoucí, aby i řadič byl odolný proti poruchám, obzvláště když bude umístěn na stejném FPGA. Právě návrhem tohoto řadiče a vypracováním příslušných kritérií se bude zabývat metodika, která bude také tématem disertační práce.
Anglický abstrakt
The failures occurrences are very undesirable for not only critical control systems. Especially if it could lead to injury or financial loss. Therefore, techniques known as fault tolerant systems have been developed. Reconfiguration is especially useful for faults mitigation. The FPGA is an eligible reconfigured platform for designing and implementing circuits. A partial dynamic reconfiguration controller, which is a specially added component is highly beneficial to use for some FPGA circuit reparation by reconfiguration. Furthermore, it is desirable that the controller has fault tolerant, especially when it is placed in the same FPGA with desired circuit. The methodology, which will also be the topic of my dissertation will deal with this controller design and the developing of the relevant criteria.
Klíčová slova
Řadič rekonfigurace, systémy odolné proti poruchám, částečná dynamická rekonfigurace, FPGA.
Klíčová slova v angličtině
Reconfiguration controller, Fault Tolerant Systems, Partial Dynamic reconfiguration, FPGA
Autoři
Vydáno
6. 9. 2017
Nakladatel
Slovenská technická univerzita v Bratislavě
Místo
Smolenice
ISBN
978-80-972784-0-3
Kniha
Počítačové architektury & diagnostika 2017
Strany od
24
Strany do
27
Strany počet
4
URL
https://www.fit.vut.cz/research/publication/11480/
BibTex
@inproceedings{BUT144458, author="Richard {Pánek}", title="Systémy odolné proti poruchám - metodika návrhu řadiče rekonfigurace", booktitle="Počítačové architektury & diagnostika 2017", year="2017", pages="24--27", publisher="Slovenská technická univerzita v Bratislavě", address="Smolenice", isbn="978-80-972784-0-3", url="https://www.fit.vut.cz/research/publication/11480/" }
Dokumenty
PAD_2017_panek.pdf