Publikace
2023
KOŠAŘ, V.; ŠIŠMIŠ, L.; MATOUŠEK, J.; KOŘENEK, J. Accelerating IDS Using TLS Pre-Filter in FPGA. In Proceedings - IEEE Symposium on Computers and Communications. Tunis: IEEE Computer Society, 2023.
s. 436-442. ISBN: 979-8-3503-0048-2.
Detail | WWW2022
MATOUŠEK, J.; LUČANSKÝ, A.; JANEČEK, D.; SABO, J.; KOŘENEK, J.; ANTICHI, G. ClassBench-ng: Benchmarking Packet Classification Algorithms in the OpenFlow Era. IEEE-ACM TRANSACTIONS ON NETWORKING, 2022, roč. 30, č. 5,
s. 1912-1925. ISSN: 1558-2566.
Detail | WWW2021
FUKAČ, T.; MATOUŠEK, J.; KOŘENEK, J.; KEKELY, L. Increasing Memory Efficiency of Hash-Based Pattern Matching for High-Speed Networks. In 2021 International Conference on Field-Programmable Technology, ICFPT 2021. Auckland: Institute of Electrical and Electronics Engineers, 2021.
s. 185-193. ISBN: 978-1-6654-2010-5.
Detail | WWWFUKAČ, T.; KOŘENEK, J.; MATOUŠEK, J. Scalability of Hash-based Pattern Matching for High-speed Network Security and Monitoring. In Proceedings - IEEE Symposium on Computers and Communications. Athens: Institute of Electrical and Electronics Engineers, 2021.
s. 1-6. ISBN: 978-1-6654-2744-9.
Detail | WWW2020
FUKAČ, T.; KOŠAŘ, V.; KOŘENEK, J.; MATOUŠEK, J. Increasing Throughput of Intrusion Detection Systems by Hash-Based Short String Pre-Filter. In Proceedings - Conference on Local Computer Networks, LCN. Sydney (virtual): Institute of Electrical and Electronics Engineers, 2020.
s. 509-514. ISBN: 978-1-7281-7158-6.
Detail2019
MATOUŠEK, J. Addressing Issues in Research on Packet Classification in Core Networks. Brno: Faculty of Information Technology BUT, 2019.
s. 0-0.
Detail | WWWHAVLENA, V.; ČEŠKA, M.; HOLÍK, L.; KOŘENEK, J.; LENGÁL, O.; MATOUŠEK, D.; MATOUŠEK, J.; SEMRIČ, J.; VOJNAR, T. Deep Packet Inspection in FPGAs via Approximate Nondeterministic Automata. In Proceedings - 27th IEEE International Symposium on Field-Programmable Custom Computing Machines, FCCM 2019. San Diego, CA: Institute of Electrical and Electronics Engineers, 2019.
s. 109-117. ISBN: 978-1-7281-1131-5.
Detail | WWW2018
MATOUŠEK, D.; MATOUŠEK, J.; KOŘENEK, J. High-speed Regular Expression Matching with Pipelined Memory-based Automata. Proceedings - 26th IEEE International Symposium on Field-Programmable Custom Computing Machines, FCCM 2018. Boulder, CO: IEEE Computer Society, 2018.
s. 214-214. ISBN: 978-1-5386-5522-1.
Detail | WWWMATOUŠEK, D.; KUBIŠ, J.; MATOUŠEK, J.; KOŘENEK, J. Regular Expression Matching with Pipelined Delayed Input DFAs for High-speed Networks. In ANCS 2018 - Proceedings of the 2018 Symposium on Architectures for Networking and Communications Systems. Ithaca, NY: Association for Computing Machinery, 2018.
s. 104-110. ISBN: 978-1-4503-5902-3.
Detail | WWW2017
MATOUŠEK, J.; ANTICHI, G.; LUČANSKÝ, A.; MOORE, A.; KOŘENEK, J. ClassBench-ng: Recasting ClassBench After a Decade of Network Evolution. In Proceedings - 2017 ACM/IEEE Symposium on Architectures for Networking and Communications Systems, ANCS 2017. Beijing: IEEE Computer Society, 2017.
s. 204-216. ISBN: 978-1-5090-6386-4.
Detail | WWWIŠA, R.; MATOUŠEK, J. A Novel Architecture for LZSS Compression of Configuration Bitstreams Within FPGA. In Proceedings - 2017 IEEE 20th International Symposium on Design and Diagnostics of Electronic Circuit and Systems, DDECS 2017. Dresden: 2017.
s. 171-176. ISBN: 978-1-5386-0471-7.
Detail | WWW2014
KEKELY, L.; ŽÁDNÍK, M.; MATOUŠEK, J.; KOŘENEK, J. Fast Lookup for Dynamic Packet Filtering in FPGA. In Proceedings of the 2014 IEEE 17th International Symposium on Design and Diagnostics of Electronic Circuits and Systems, DDECS 2014. Warszawa: IEEE Computer Society, 2014.
s. 219-222. ISBN: 978-1-4799-4558-0.
Detail | WWWMATOUŠEK, J. Analýza dynamických vlastností směrovacích tabulek pro efektivnější implementaci směrování v páteřních sítích. Sborník příspěvků PAD-2014 - elektronická verze. Liberec: Technická univerzita v Liberci, 2014.
s. 129-134. ISBN: 978-80-7494-027-9.
Detail | WWW2013
MATOUŠEK, J.; SKAČAN, M.; KOŘENEK, J. Memory Efficient IP Lookup in 100 Gbps Networks. In 2013 23rd International Conference on Field Programmable Logic and Applications, FPL 2013 - Proceedings. Porto: IEEE Circuits and Systems Society, 2013.
s. 1-8. ISBN: 978-1-4799-0004-6.
Detail | WWWMATOUŠEK, J.; SKAČAN, M.; KOŘENEK, J. Towards Hardware Architecture for Memory Efficient IPv4/IPv6 Lookup in 100 Gbps Networks. In Proceedings of the 2013 IEEE 16th International Symposium on Design and Diagnostics of Electronic Circuits and Systems, DDECS 2013. Brno: IEEE Computer Society, 2013.
s. 108-111. ISBN: 978-1-4673-6136-1.
Detail | WWWMATOUŠEK, J. Paměťově efektivní vyhledání nejdelšího shodného prefixu pro směrování ve 100 Gb/s sítích. Počítačové architektury a diagnostika PAD 2013. Plzeň: Západočeská univerzita v Plzni, 2013.
s. 105-110. ISBN: 978-80-261-0270-0.
Detail | WWW2012
MATOUŠEK, J. Optimalizace vyhledání nejdelšího prefixu síťové adresy s využitím částečné dynamické rekonfigurace FPGA. Počítačové architektury a diagnostika. Milovy: Fakulta informačních technologií ČVUT, 2012.
s. 67-72. ISBN: 978-80-01-05106-1.
Detail | WWW2011
MATOUŠEK, J. FPGA-Based Packet Generator. Proceedings of the 17th Conference STUDENT EEICT 2011. Brno: Vysoké učení technické v Brně, 2011.
s. 312-314. ISBN: 978-80-214-4272-6.
Detail | WWWMATOUŠEK, J.; KORČEK, P. Precise IPv4/IPv6 Packet Generator Based on NetCOPE Platform. In Proceedings of the 2011 IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems, DDECS 2011. Cottbus: IEEE Computer Society, 2011.
s. 319-324. ISBN: 978-1-4244-9756-0.
Detail | WWWMATOUŠEK, J. Network Traffic Simulation and Generation. Brno: Faculty of Information Technology BUT, 2011.
s. 0-0.
Detail | WWW
*) Citace publikací se generují jednou za 24 hodin.